Название: Схемотехника цифровых устройств
Автор: Потехин В.А.
Издательство: В-Спектр
Год: 2012
Формат: PDF
Страниц: 286
Описание:
Излагаются принципы построения и функционирования интегральных логических элементов, логические и арифметические основы цифровых устройств, методы синтеза устройств комбинационного и последовательного типов, различных узлов цифровых устройств, компараторов, шифраторов, дешифраторов, преобразователей кодов, мультиплексоров, сумматоров, триггеров, регистров, счетчиков, элементарных цифровых автоматов цифро-аналоговых и аналого-цифровых преобразователей, микросхем памяти.
Предисловие
Содержание
Принятые сокращения
Введение
Часть 1. Основы цифровых устройств
Глава 1. Логические основы цифровых устройств
1.1. Введение
1.2. Простейшие логические функции
1.3. Основные положения алгебры логики
1.4. Элементарные логические функции
1.5. Представление переключательных функций
1.6. Минимизация переключательных функций
Глава 2. Арифметические основы цифровых устройств
2.1. Позиционная система счисления
2.2. Перевод чисел из одной системы счисления в другую
2.3. Формы представления чисел в цифровых устройствах
2.4. Двоичная арифметика
2.4.1 Сложение и вычитание двоично-десятичных чисел
2.4.2. Кодирование отрицательных чисел
2.4.3 Модифицированные коды
2.5. Умножение и деление двоичных чисел
Глава 3. Интегральные логические элементы
3.1. Классификация и основные параметры логических элементов
3.2. Транзисторно-транзисторная логика
3.2.1. Базовый логический элемент ТТЛ
3.2.2. Логические элементы ИЛИ-НЕ
3.2.3. Логические элементы с открытым коллектором и тремя состояниями выхода
3.2.4. Разветвление и объединение ЛЭ
3.2.5. Триггер Шмитта
3.2.6. Рекомендации по применению логических элементов ТТЛ
3.3. Микросхемы ТТЛ с транзисторами Шоттки
3.3.1. Введение
3.3.2. Транзисторы с диодами Шоттки
3.3.3. Базовый логический элемент ИС К533
3.3.4 Быстродействующие ТТЛШ ИС К530
3.3.5. Базовый логический элемент ИС К1533
3.4. Цифровые микросхемы с КМОП - транзисторами
3.4.1. Общие сведения
3.4.2. Инвертор КМОП
3.4.3. Основные характеристики инвертора
3.4.4. Тактируемый двунаправленный ключ
3.4.5. Логические элементы КМОП И-НЕ, ИЛИ-НЕ
3.4.6. Разновидности ЛЭ КМОП
3.4.7. Рекомендации по применению ИС КМОП
3.4.8. Микросхемы серии КР1554
3.4.9. Микросхемы серии 5514БЦ
3.5. Микросхемы на основе ЭСЛ
3.5.1. Общие сведения
3.5.2. Базовый логический элемент ИС К1500
3.5.3. Особенности применение ЭСЛ
3.6. Микросхемы на основе арсенида галлия
3.6.1. Введение
3.6.2. Базовый ЛЭ сверхбыстродействующих ИС К6500
3.6.3. Логические элементы, регистры, счетчики
Часть 2. Комбинационные устройства
Глава 4. Устройства комбинационного типа
4.1. Шифраторы
4.1.1. Приоритетные шифраторы
4.2. Дешифраторы
4.2.1. Основные положения
4.2.2 Ступенчатые дешифраторы
4.2.3 Формирование логических функций
4.2.4. Дешифраторы-демультиплексоры ТТЛ
4.3 Мультиплексоры
4.3.1. Назначение и принцип работы
4.3.2. Мультиплексоры ТТЛ
4.3.3. Наращивание разрядности мультиплексоров
4.3.4 Мультиплексоры КМОП
4.3.5 Комбинационные схемы на мультиплексорах
4.3.5.1 Число мест функции и число адресов MS равны
4.3.5.2. Число мест функции больше числа адресов MS на единицу
4.3.5.3. Число мест функции больше числа адресов два
4.4. Схемы сравнения цифровых кодов
4.4.1. Введение
4.4.1. Цифровые компараторы
4.5. Контроль правильности передачи информации
4.5.1. Схема контроля четности (нечетности)
4.6. Сумматоры
4.6.1. Комбинационные двоичные сумматоры
4.6.2. Многоразрядные двоичные сумматоры
4.6.3 Параллельный перенос
4.6.4. Накапливающий 4-х разрядный двоичный сумматор
4.6.5. Суммирование двоично-десятичных чисел
4.6.6. Суммирование чисел со знаками
4.6.7. Арифметическо-логическое устройства
4.7. Шинные формирователи
4.7.2. Формирователи
4.7.2. Приемопередатчики
Часть 3. Устройства последовательностного действия
Глава 5. Цифровые последовательностные устройства
5.1. Общие сведения
5.2. Элементы с двумя устойчивыми состояниями
5.3. Триггеры-защелки SR
5.3.1. SR-защелка на ЛЭ ИЛИ-НЕ
5.3.2. SR-защелка на ЛЭ И-НЕ
5.3.3 Синхронные защелки SR-типа
5.3.4. Синхронный D-триггер-защелка
5.4. Двухступенчатый D-триггер
5.5. D-триггер переключающийся по переднему фронту
5.6. Счетные триггеры
5.7. Универсальные J-K триггеры
5.8. Регистры
5.8.1. Общая характеристика
5.8.2. Параллельные регистры
5.9. Сдвигающие регистры
5.9.1. Последовательный регистр сдвига вправо
5.9.2. Реверсивный регистр
5.10. Кольцевые регистры-счетчики
5.10.1. Кольцевой регистр сдвига единицы
5.10.2. Кольцевые счетчики
5.11. Типовые счетчики
5.11.1. Асинхронные счетчики с последовательным переносом
5.11.2. Синхронные счетчики
5.11.3. Реверсивные счетчики
5.12. Программируемые делители
5.12.1. Программируемые делители с предварительной установкой
5.12.2. Программируемый делитель с использованием компаратора
5.12.3. Программируемый делитель на кольцевых счетчиках
5.13. Цифровые автоматы
5.13.1 Общая теория цифровых автоматов
5.13.1.1 Понятия и определения
5.13.1.2 Способы задания цифровых автоматов
5.13.1.3 Построение автомата Мура по схеме алгоритма
5.13.1.4. Синтез автомата Мили
5.13.2. Тактируемые синхронные конечные автоматы
5.13.2.1. Структура конечного автомата
5.13.2.2.Простой автомат на двух D-триггерах
5.13.2.3. Цифровой автомат «суммирование-вычитание»
5.13.3. Синхронные автоматы на JK-триггерах
5.13.3.1. Цифровой автомат для управления светодиодами
5.13.3.2. Цифровой автомат для 7-сегментных индикаторов
Часть 4. Аналого-цифровое преобразование
Глава 6. Аналого-цифровое и цифро-аналоговое преобразование
6.1. Дискретизация и квантование
6.1.1. Введение
6.1.2. Принципы дискретизации аналоговых сигналов
6.2. Погрешности ЦАП и АЦП
6.2.1. Погрешности квантования
6.2.2. Погрешности преобразования ЦАП
6.3. Цифро-аналоговые преобразователи (ЦАП)
6.3.1. Классификация ЦАП
6.3.2. Параллельные ЦАП с суммированием весовых токов
6.4. Аналого-цифровые преобразователи (АЦП)
6.4.1. Классификация АЦП
6.4.2. Параллельные АЦП
6.5. Последовательные АЦП
6.5.1. АЦП последовательного счета
6.5.2. АЦП последовательного приближения
6.6. Интегрирующие АЦП
6.7. АЦП многотактного интегрирования
6.8. Сигма-дельта АЦП
Часть5. Введение в микропроцессорную технику
Глава 7. Полупроводниковая память
7.1. Введение
7.2. Статическая память
7.3. Динамическая память
7.4. Перепрограммируемая память
7.5. Флэш-память
Глава 8. Введение в микропроцессорную технику
8.1. Введение
8.2. Структура микропроцессорной системы
8.3. Обобщенная структура микропроцессора
8.4. Устройство микроконтроллеров AVR
Приложения
Литература